Le réseau prédiffusé programmable sur site XCKU115-3FLVF1924E peut atteindre une bande passante de traitement de signal extrêmement élevée dans les appareils de milieu de gamme et les émetteurs-récepteurs de nouvelle génération. FPGA est un dispositif semi-conducteur basé sur une matrice de blocs logiques configurables (CLB) connectée via un système d'interconnexion programmable
Le réseau prédiffusé programmable sur site XCKU115-3FLVF1924E peut atteindre une bande passante de traitement de signal extrêmement élevée dans les appareils de milieu de gamme et les émetteurs-récepteurs de nouvelle génération. FPGA est un dispositif semi-conducteur basé sur une matrice de blocs logiques configurables (CLB) connectée via un système d'interconnexion programmable. Peut être utilisé pour le traitement des paquets dans les réseaux 100G et les applications de centres de données. Ils sont également parfaitement adaptés au traitement DSP intensif requis pour l’imagerie médicale de nouvelle génération, la vidéo 8k4k et les infrastructures sans fil hétérogènes. Optimisé pour les performances et l'intégration du système 20 nm, en utilisant une technologie d'interconnexion en silicium empilé (SSI) à puce unique et de nouvelle génération.
caractéristiques
● Intégration de systèmes programmables
Jusqu'à 1,5 million d'unités logiques système, utilisant un circuit intégré 3D de deuxième génération
Plusieurs noyaux PCI Express ® Gen3 intégrés
● Améliorer les performances du système
8.2 Performances de calcul du TeraMAC DSP
Un taux d'utilisation élevé augmente la vitesse de deux niveaux
Chaque appareil dispose de jusqu'à 64 émetteurs-récepteurs 16G prenant en charge les fonds de panier
DDR4 2 400 Mb/s, capable de fonctionner de manière stable dans différentes conditions PVT
● Coûts de nomenclature réduits
Intégration élevée du système, réduisant les coûts de nomenclature des applications jusqu'à 60 %
● Émetteur-récepteur 12,5 Gbit/s avec vitesse minimale et polarité égale
Le niveau de vitesse moyen peut prendre en charge 2 400 Mb/s de DDR4
L'intégration VCXO peut réduire le coût des composants d'horloge